AD信号等长规则设置方式-信号线

1、数据线的最大长度尽量不要超过2500mil,为满足时序匹配,组内长度误差范围控制在±25mil,地址线、控制线误差范围控制在±100mil;

2、信号线的实际长度应包括零件管脚长度,尽量获取零件管脚长度,并导入软件中;

软件操作步骤:

1:在进行等长操作前,最好先对信号线建立类,然后,选取要等长的两个芯片,1和2如图,

6468407a-b4f5-4d55-a542-8ae12e3c0b76

 2,软件调到PCB界面,选择设计-xSingal-在元器件间创造xSingal,快捷键(D-X-C),调出在元器件间创造xSingal面板,

 

image

 1-找到要等长的信号线类,2-在Net-Class里面选则该类,3-给xSingal命名;4-点击分析,点击分析后在PCB蓝可看见如下图所示

 

image

 3、工具栏点击设计=规则(快捷键DR),打开规则及约束编辑器

 

 

image

 按照上图在High Speed Matchel Lengths 下新建规则,在Where The Object Matches 面板下选择XSingal ,刚才命名的XSingal ,需改公差为50mil(按照类型修改公差),点击应用确定

返回PCB面板,

image

 需要设置等长的信号线如图所示,如果公差超过50mil,上面方框内就会变为黄色。

然后,对信号线进行等长操作即可,

image

 

posted @ 2026-03-10 15:42  阿朴学python  阅读(22)  评论(0)    收藏  举报