上一页 1 ··· 63 64 65 66 67
摘要: 触发器与这两个称谓间到底有什么样的关系呢?事实上我们进行数字电路设计的时候,只需要关注器件的功能和使用方式即可,而不需要对器件实现原理和结构进行过多细节方面的了解,因此,通常将电平敏感型触发器叫锁存器,而将边沿敏感型触发器叫寄存器;并且,通常所说的锁存器,大多是电平敏感型D触发器,而通常所说的寄存器 阅读全文
posted @ 2020-03-23 19:55 我爱茜茜公主 阅读(674) 评论(0) 推荐(0)
摘要: 1、线性序列机是什么? 用计数器对时钟个数计数,根据相应时钟周期下的单个周期时间和计数个数可以确定某个时刻的时间,确定时间后再需要时间点转换电平! 2、线性序列机用在哪方面? 未完待续 阅读全文
posted @ 2020-03-22 22:41 我爱茜茜公主 阅读(552) 评论(0) 推荐(0)
摘要: 1、加端口方式,将参数放到端口上,类似C语言中函数传参方式 2、参数化设计parameter,在模块中定义parameter,实例化时可以对parameter重新赋值,来实现模块重用 阅读全文
posted @ 2020-03-21 22:25 我爱茜茜公主 阅读(280) 评论(0) 推荐(0)
摘要: 模块的结构:(一笔带过) module 模块名 (); .............. endmodule 这没有分号 模块的调用:(或称为模块的实例化,讲的是一个意思) 模块名 <参数列表> 实例名(...); 这里主要想让大家思考这样一个问题,模块在整个系统中有什么作用? 每个.v程序都是以mod 阅读全文
posted @ 2020-03-19 10:34 我爱茜茜公主 阅读(626) 评论(0) 推荐(0)
摘要: 先明确一点,我配置的没问题,怎么配置,前辈们在网上讲的很清楚了,这里不再赘述。我这现象是,之前明明好好的,突然不能用了!解决办法是:重启keil 阅读全文
posted @ 2020-03-18 15:18 我爱茜茜公主 阅读(2324) 评论(0) 推荐(0)
摘要: 1、管脚兼容性设计 FPGA在芯片选择的时候尽量选择兼容性好的封装,那么在硬件设计时,就要考虑如何兼容多种芯片问题;在相同封装、兼容多个型号的FPGA设计中,一般原则是按照通用IO数量少的芯片来设计电路 2、根据电路布局来分配管脚功能 FPGA的通用IO管脚功能定义可以根据需要来指定,在电路图设计过 阅读全文
posted @ 2020-03-17 22:21 我爱茜茜公主 阅读(369) 评论(0) 推荐(0)
摘要: 图示是一个完整的FPGA设计流程,开发过程中,学会灵活运用;每一小步走对了,整个工程也就差不没问题了;可以思考一下每一步的作用是什么,为什么设计输入之后是功能仿真? 阅读全文
posted @ 2020-03-17 21:56 我爱茜茜公主 阅读(187) 评论(0) 推荐(0)
上一页 1 ··· 63 64 65 66 67