Cadence SPB 从啥都没有到产出一个板子
机缘巧合,需要使用Cadence完成版图的设计,而相比于Altium Designer,这个软件使用过于复杂,故写此篇总结使用经验。
总的来说使用Cadence产出版图的流程仍然是:建库、绘制原理图、绘制版图、生成GERBER。下面以标题+单独博客的形式总结整个产出流程。
一、建库
建库包括原理图库及PCB封装库,两者相辅相成,其中一个出错,则最后产出版图时都会带来致命的后果。细致!细致!细致!不要偷懒!
就我的经验来说PCB封装库的重要程度要远高于原理图库,不要妄图套用相同封装的器件,否则细小的差别会使整个板子无法正确工作,并且往往这类错误并不容易发现。而原理图库出错往往表现为PIN数量不对、PIN位号与封装PIN位号不对应,最后的结果是导出的网络表出现错误,但这类错误往往易于发现,故对后期造成严重后果的可能性不大。
建库的具体流程介绍见:测试中-待更新

浙公网安备 33010602011771号